| |
|
| Artikel-Nr.: 822EL-1817355 Herst.-Nr.: 74LVC244AD,118 EAN/GTIN: k.A. |
| |
|
| | |
| Logikfamilie = 74LVC Logikfunktion = Puffer Anzahl der Kanäle pro Chip = 8 Eingangs-Typ = Schmitt-Trigger Ausgangs-Typ = 3 Zustände Polarität = Non-Inverting Montage-Typ = SMD Gehäusegröße = SO Pinanzahl = 20 Ausgangsstrom H-Pegel max. = -24mA Ausgangsstrom L-Pegel max. = 24mA Signalverzögerungszeit @ max. CL = 15.8 ns @ 50 pF Abmessungen = 13 x 7.6 x 2.45mm Arbeitsspannnung min. = 1,65 V Signalverzögerungszeit @ Testbedingung = 50pF
74LVC244A und 74LVCH244A sind oktale, nicht-invertierende Puffer/Leitungtreiber mit Tri-State-Ausgängen. Die Tri-State-Ausgänge werden von den Ausgangsfreigabeeingängen 1OE und 2OE gesteuert. Eine hoher Ausgangsaktivierung verursacht, dass die Ausgänge einen ″AUS″ -Zustand mit hoher Impedanz annehmen. Die Schmitt-Trigger-Aktion an allen Eingängen macht die Schaltung sehr tolerant gegenüber langsameren Anstiegs- und Abfallzeiten. Eingänge können entweder von 3,3-V- oder 5,0-V-Geräten angesteuert werden. Im Tri-State-Betrieb können Ausgänge 5 V verarbeiten. Diese Funktionen ermöglichen den Einsatz dieser Geräte als Umwandler in einer gemischten 3,3-V- und 5-V-Umgebung. Der 74LVCH244A Bus-Hold an Dateneingaben beseitigt den Bedarf an externen Pull-Up-Widerständen, um ungenutzte Eingänge zu halten.5-V-tolerante Eingänge/Ausgänge für die Verbindung mit 5-V-Logik Großer Netzspannungsbereich (von 1,2 V bis 3,6 V) Niedriger CMOS-Energieverbrauch Direkte Schnittstelle mit TTL-Pegel Eingänge nehmen Spannungen von bis zu 5,5 V an Hohe Impedanz bei VCC = 0 V. Bus-Hold an allen Dateneingängen (nur 74LVCH244A) Spezifiziert von –40 °C bis +85 °C und –40 °C bis +125 °C Weitere Informationen: | | Logikfamilie: | 74LVC | Logikfunktion: | Puffer | Anzahl der Kanäle pro Chip: | 8 | Eingangs-Typ: | Schmitt-Trigger | Ausgangs-Typ: | 3 Zustände | Polarität: | Non-Inverting | Montage-Typ: | SMD | Gehäusegröße: | SO | Pinanzahl: | 20 | Ausgangsstrom H-Pegel max.: | -24mA | Ausgangsstrom L-Pegel max.: | 24mA | Signalverzögerungszeit @ max. CL: | 15.8 ns @ 50 pF | Abmessungen: | 13 x 7.6 x 2.45mm | Arbeitsspannnung min.: | 1,65 V | Signalverzögerungszeit @ Testbedingung: | 50pF |
|
| | |
| | | |
| Weitere Suchbegriffe: LVC Logik, 74lvc, 1817355, Halbleiter, Schnittstellen, Leitungs Schnittstellen-ICs, Nexperia, 74LVC244AD,118, Semiconductors, Interface ICs, Line Interface ICs |
| | |
| |